
List of Figures
Technical Data
MC68HC08JB1
—
Rev. 1.0
18
List of Figures
MOTOROLA
Figure
Title
Page
8-12
8-13
8-14
8-15
8-16
8-17
8-18
Interrupt Status Register 1 (INT1). . . . . . . . . . . . . . . . . . . . . . .90
Wait Mode Entry Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .91
Wait Recovery from Interrupt . . . . . . . . . . . . . . . . . . . . . . . . . .91
Wait Recovery from Internal Reset. . . . . . . . . . . . . . . . . . . . . .92
Stop Mode Entry Timing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .93
Stop Mode Recovery from Interrupt . . . . . . . . . . . . . . . . . . . . .93
Reset Status Register (RSR) . . . . . . . . . . . . . . . . . . . . . . . . . .94
9-1
9-2
9-3
9-4
9-5
9-6
9-7
9-8
9-9
9-10
9-11
9-12
9-13
9-14
9-15
9-16
9-17
9-18
9-19
9-20
9-21
9-22
9-23
9-24
9-25
9-26
9-27
9-28
USB Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .98
Supported Transaction Types Per Endpoint. . . . . . . . . . . . . . .99
Supported USB Packet Types . . . . . . . . . . . . . . . . . . . . . . . .100
Sync Pattern. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .100
SOP, Sync Signaling, and Voltage Levels . . . . . . . . . . . . . . .101
EOP Transaction Voltage Levels . . . . . . . . . . . . . . . . . . . . . .103
EOP Width Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .103
External Low-Speed Device Configuration. . . . . . . . . . . . . . .106
Regulator Electrical Connections . . . . . . . . . . . . . . . . . . . . . .107
Receiver Characteristics. . . . . . . . . . . . . . . . . . . . . . . . . . . . .108
Differential Input Sensitivity Range. . . . . . . . . . . . . . . . . . . . .109
Data Jitter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .110
Data Signal Rise and Fall Time . . . . . . . . . . . . . . . . . . . . . . .110
USB I/O Register Summary . . . . . . . . . . . . . . . . . . . . . . . . . .111
USB Address Register (UADDR) . . . . . . . . . . . . . . . . . . . . . .115
USB Interrupt Register 0 (UIR0). . . . . . . . . . . . . . . . . . . . . . .116
USB Interrupt Register 1 (UIR1). . . . . . . . . . . . . . . . . . . . . . .117
USB Interrupt Register 2 (UIR2). . . . . . . . . . . . . . . . . . . . . . .120
USB Control Register 0 (UCR0). . . . . . . . . . . . . . . . . . . . . . .121
USB Control Register 1 (UCR1). . . . . . . . . . . . . . . . . . . . . . .122
USB Control Register 2 (UCR2). . . . . . . . . . . . . . . . . . . . . . .123
USB Control Register 3 (UCR3). . . . . . . . . . . . . . . . . . . . . . .125
USB Control Register 4 (UCR4). . . . . . . . . . . . . . . . . . . . . . .127
USB Status Register 0 (USR0). . . . . . . . . . . . . . . . . . . . . . . .128
USB Status Register 2 (USR1). . . . . . . . . . . . . . . . . . . . . . . .129
USB Endpoint 0 Data Register (UE0D0–UE0D7). . . . . . . . . .130
USB Endpoint 1 Data Register (UE1D0–UE1D7). . . . . . . . . .131
USB Endpoint 2 Data Register (UE2D0–UE2D7). . . . . . . . . .132