
MC68HC08AS32
—
Rev. 3.0
Advance Information
MOTOROLA
List of Figures
19
L
G
R
Advance Information — MC68HC08AS32
List of Figures
Figure
Title
Page
1-1
MCU Block Diagram for 52-Pin PLCC
and 64-Pin QFP. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .32
52-Pin PLCC Assignments (Top View) . . . . . . . . . . . . . . . .33
64-Pin QFP Assignments (Top View). . . . . . . . . . . . . . . . . .34
Power Supply Bypassing . . . . . . . . . . . . . . . . . . . . . . . . . . .35
1-2
1-3
1-4
2-1
2-2
Memory Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .44
Control, Status, and Data Register. . . . . . . . . . . . . . . . . . . .47
5-1
Mask Option Register (MOR). . . . . . . . . . . . . . . . . . . . . . . .60
6-1
6-2
6-3
EEPROM Control Register (EECR) . . . . . . . . . . . . . . . . . . .70
EEPROM Array Control Register (EEACR) . . . . . . . . . . . . .72
EEPROM Non-volatile Register (EENVR) . . . . . . . . . . . . . .72
7-1
7-2
7-3
7-4
7-5
7-6
CPU Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .77
Accumulator (A) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .77
Index Register (H:X). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .78
Stack Pointer (SP) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .79
Program Counter (PC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . .80
Condition Code Register (CCR). . . . . . . . . . . . . . . . . . . . . .81
8-1
8-2
8-3
8-4
8-5
CGM Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .96
CGM External Connections . . . . . . . . . . . . . . . . . . . . . . . .105
PLL Control Register (PCTL) . . . . . . . . . . . . . . . . . . . . . . .108
PLL Bandwidth Control Register (PBWC) . . . . . . . . . . . . .110
PLL Programming Register (PPG). . . . . . . . . . . . . . . . . . .112